fpga工程師(西安+重慶)
面議
2年以上
本科



- 全勤獎(jiǎng)
- 節(jié)日福利
- 不加班
- 周末雙休
- 五險(xiǎn)一金績(jī)效獎(jiǎng)金帶薪年假
職位描述
該職位還未進(jìn)行加V認(rèn)證,請(qǐng)仔細(xì)了解后再進(jìn)行投遞!
職位描述:
職位描述:
1. 負(fù)責(zé)fpga/cpld邏輯部分的系統(tǒng)架構(gòu)與方案設(shè)計(jì)
2. 負(fù)責(zé)fpga/cpld模塊的設(shè)計(jì)、實(shí)現(xiàn)與驗(yàn)證
職位要求:
1.熟悉vhdl、verilog語(yǔ)言,能熟練使用modelsim、quartus、vivado等常用工具;
2.熟練使用主流廠商xilinx或altera大規(guī)模fpga芯片;
3.熟悉數(shù)字電路,熟悉fpga原理,熟悉常用的接口設(shè)計(jì);
4.能夠閱讀和理解英文資料,良好的技術(shù)文檔書寫能力;
5.具有較強(qiáng)責(zé)任感以及良好的溝通表達(dá)能力;
6.本科及以上學(xué)歷,有項(xiàng)目研發(fā)經(jīng)驗(yàn)人員優(yōu)先。
7.歡迎計(jì)算機(jī)、通信、電子類相關(guān)專業(yè)的應(yīng)屆本科,研究生前來應(yīng)聘。
職位描述:
1. 負(fù)責(zé)fpga/cpld邏輯部分的系統(tǒng)架構(gòu)與方案設(shè)計(jì)
2. 負(fù)責(zé)fpga/cpld模塊的設(shè)計(jì)、實(shí)現(xiàn)與驗(yàn)證
職位要求:
1.熟悉vhdl、verilog語(yǔ)言,能熟練使用modelsim、quartus、vivado等常用工具;
2.熟練使用主流廠商xilinx或altera大規(guī)模fpga芯片;
3.熟悉數(shù)字電路,熟悉fpga原理,熟悉常用的接口設(shè)計(jì);
4.能夠閱讀和理解英文資料,良好的技術(shù)文檔書寫能力;
5.具有較強(qiáng)責(zé)任感以及良好的溝通表達(dá)能力;
6.本科及以上學(xué)歷,有項(xiàng)目研發(fā)經(jīng)驗(yàn)人員優(yōu)先。
7.歡迎計(jì)算機(jī)、通信、電子類相關(guān)專業(yè)的應(yīng)屆本科,研究生前來應(yīng)聘。
工作地點(diǎn)
地址:重慶渝北區(qū)西安-高新路


職位發(fā)布者
HR
和記奧普泰通信技術(shù)有限公司

-
通信/電信/網(wǎng)絡(luò)設(shè)備/增值服務(wù)
-
200-499人
-
公司性質(zhì)未知
-
金開大道西段106號(hào)互聯(lián)網(wǎng)產(chǎn)業(yè)園7幢6樓1號(hào)